Структурная схема микропроцессора К580ВМ80
Структура и функционирование МП КР580ВМ80А
Структурная схема микропроцессора К580ВМ80
Рис. 1.1 Структурная схема микропроцессора
Структурная схема МП К580ВМ80А приведена на рис. 1.1, где используются обозначения на русском языке.
А – аккумулятор
БД, БА – буфер шины данных, адреса
БР1, БР2 – буферные регистры
АЛУ – комбинационное арифметико-логическое устройство
РП – регистр признаков
СДК – схема десятичной коррекции результата
РК – регистр команд
ДШК – дешифратор команд
УУ – устройство управления
М – мультиплексор
СВР – схема выборки регистров
W, Z – программно недоступные регистры
B, C, D, E, H, L – регистры общего назначения
SP – указатель стека (Stack Pointer)
PС – счётчик команд (Programm Connter)
ШД, ША, ШУ – шины данных, адреса и управления соответственно
Рассмотрим входные выходные сигналы в русской и английской версиях (в английской версии обозначения сигнала присутствуют только заглавные буквы).
Входные сигналы:
· Ф1, Ф2 (F1, F2) – две перекрывающие последовательности импульсов синхронизации;
· ГТ (READY) – сигнал готовности внешнего устройства или памяти к обмену; используется при работе с медленными по отношению к МП устройствами;
· ЗП (INTerrupt) – сигнал запроса прерывания;
· СБР (RESET) – сигнал начальной установки (сброса);
· ЗХ (HOLD) – сигнал запроса прямого доступа к памяти (ПДП), в иных терминах – захвата магистрали.
Выходные сигналы:
· РП (INTerrupt Enable) – сигнал разрешения прерывания;
· ПЗ (Hold Acknowledge) – сигнал подтверждения прямого доступа к памяти или подтверждения захвата магистрали;
· Ввод (Data Bus IN) – сигнал чтения, его высокий (Н) уровень свидетельствует о том, что двунаправленная шина данных находится в режиме приема информации;
· СИН (SYNChronization) – сигнал синхронизации, его высокий уровень свидетельствует о том, что по шине данных передается байт состояния, который используется для формирования некоторых управляющих сигналов;
· ЗП (WRite) – сигнал записи, его низкий (L) уровень означает, что двунаправленная шина данных находится в режиме выдачи информации;
· ОЖ (WAIT) – сигнал ожидания, его активный уровень свидетельствует о том, что процессор перешел в режим ожидания и выполняет такты ожидания.
Дата добавления: 2016-05-11; просмотров: 5142;