Транзисторно-транзисторная логика (ТТЛ).
Ек=5B
R0 R1 R3 Д Uкбм T2
X1 МЭТ T1 F X2 Uбэ1 T3
R2 Uбэ3
Eк=5В R0 R1 R3 Д
X1 Uбэ2 F
X2
Uвых=Ек-UR1-Uд.кр.-Uбэ2=5-0,7-0,7-0,016=3,584»3,6=²1²
b=100
IЭ2=Iн»1mA Þ RН1=3,6kOm
Если RН2=1,2kOm Þ 8mA Þ IK1=20mkA
Uвых=3,568В
т.е. Uвых почти не зависит от нагрузки.
Т.е. имеет место стабилизации Uвых
Ек=5B
R0 R1 R3 Д T2 X1= X2=0,2В 0,7В 0,2В
X1 МЭТ T1 F X2 T3
R2 Uбэ3
R3 т.е. эта часть схемы отсутствует.
T3
Uвых=Uкэ3=Uкн=0,2В=U(0)
Uкэ1=Uкн=0,2В
Uв=0,9В
0,7В=Uд+Uбэ2
Кроме логических состояний «0» и «1» было введено и третье состояние – так называемое Z-состояние. Появилось, когда разработали архитектуру с общей шиной.
Лог. «0» 0,2В Лог. «1» 3,6В При коротком замыкании все это сгорает.
R2»¥ Uвых - состояние «0» на выходе R3»0 R2»0 Uвых - состояние «1» на выходе R3»¥
Нет угрозы к/з: R2=¥ Uвых- состояние Z на выходе R3=¥
Ек=5B
R0 R1 R3 Д1 0,9В T2
X1 МЭТ T1 F X2 T3
0,2В Д2 0,7В
R2 Xy Ty Эта схема позволяет создать 3 элемента на выходе.
Пусть Xy – логический «0», тогда Ty закрыт. И этот элемент ведет себя аналогично предыдущему, и на выходе у него 2 состояния.
Если Xy – логическая «1», то Ty открыт и насыщен.
UД2=0,7В.
Но когда на один из входов подается 0,2В транзисторы Т1 и Т3 закрыты.
Элемент с открытым коллектором.
Ек=5B 15В
R0 R1
X1 МЭТ T1 X2 T3 Uвых
R2 Фактически это ключ: ЭСЛ – эмиттерно-связанная логика.
ТЛЭС – транзисторная логика со связанным эмиттером.
ПТТЛ – транзисторная логика на переключателях тока.ъ
Ек - дифференциальный каскад или переключатель тока. RK1 RK2 Uвых1. Uвых2. Uвх. T1 T2 Uопорное IЭ1 IЭ2 Rэ Iэ Iэ=Iэ1+Iэ2=const Uвых1 T1 - акт. Т2-отсечки Т2-отсечки Uвых2 Т2 – акт. Т1-акт. Т1-насыщение Ек А С Т1-отсечки Т2 – акт. О В Д U(0) U(1) E Uвх DU DU»0,15¸0,4ВÞнизкая помехоустойчивость. Ек Rk1 Rk2 “ИЛИ” Uвых1 «ИЛИ-НЕ Uвых2 (F2) Т3 Т1 Т2 Uоп Iэ1 Iэ2 X2 X1 Rэ Iэ X1 X2 F1 F2
0 0 1 0
0 1 0 1
1 0 0 1
1 1 0 1
Uвх Uвых U(1)вых U(0)вых DUсдвига. U(1)вх U(0)вх.
Схема со сдвигом:
Ek Rk1 Rk2 R3 T5 T4 F1 Uбэ T3 T1 T2 F2 R1 R4 R2 X2 X1 R7 Вывод:
Очень высокое быстродействие tзадержки=2¸5нс. tmin задержки=0,75нс; очень низкая помехоустойчивость; высокая потребляемая мощность.
МОП-логика (кМОПТЛ).
Ес X1 X2 F 0 0 1 Т3 0 1 0 1 0 0 Т4 1 1 0 F "ИЛИ-НЕ" T2 X2 Uвх(0)<Uпорог. T1 (тр. закрыт) X1 Uвх(1)>Uпорог. (тр. открыт)
X1 X2 F Ес 0 0 1 0 1 1 Т3 Т4 1 0 1 1 1 0 F "И-НЕ" X2 T2 Когда на входах нули Т1 и Т2 закрыты,а X1 T1 Т3 и Т4 открыты. "-": сравнительно низкое быстродействие.
"+": малая потребляемая мощность, высокая плотность, низкая стоимость, высокая помехоустойчивость, некритичность к питающему напряжению (U=6¸12B).
Сравнительная таблица.
кМОПТЛ ТТЛ ЭСЛ 1.Быстродействие 2.Помехоустойчивость 3.Стоимость 4.Потребляемая мощность
Триггеры
Триггер – электронное устройство с ПОС, которое может неограниченно долго находится в одном из двух состояний устойчивого равновесия и переходить из одного состояния в другое скачком под воздействием управляющего сигнала.
вход 1
Т 0
триггеры
одноступенчатые двухступенчатые
асинхронные синхронные синхронные асинхронные
потенциальные импульсные со счетным с раздельным
(прозрачные) (динамич., flip-flop) входом входом
Разреш. Разреш. по по
уровень 1 уровень 2
со счетным входом с раздельным входом
Счетный вход предполагает 1 вход, подача на который управляющего сигнала переводит триггер в противоположное состояние
Раздельные входы имеют вход для установки триггера в 1 и вход для сброса триггера в 0.
Имеется вход Р, явл-ся `Q.
Запрещенное состояние P=Q.
По функциональному принципу:
- RS
- D
- T
- JK
RS – триггер на ЛЭ
R
1 Q
2 2 P
S
R | S | ||
Q | P | ||
Qt-1 | Pt-1 | ||
1 |
запрещенное состояние
S T Q
R P
Дата добавления: 2015-08-08; просмотров: 800;