Оперативные и постоянные запоминающие устройства.
13.1. ОЗУ – запоминающее устройство с произольной. выборкой
Служат для хранения информации в виде двоичных слов, эту информацию можно как записать, так стереть и считать. Составляется на основе триггерных матриц.
На входы A B C D подается адрес ячейки, при 1 на входе считывания, информация, записанная в этой ячейке, выдается наружу. И при 0 на входе происходит запись информации в эту ячейку.
Рис. 13.1. Схематическое обозначение ОЗУ
Т.е. это ОЗУ может хранить16 четырехразрядных слов.
ВС- выбор схемы. Выходы нескольких микросхем подаются на одну и ту же информационную шину. В каждый момент времени должна работать только одна микросхема.
Если на нём 1, то эта микросхема выдает информацию, если 0 то выходы находятся в Z состоянии с высоким сопротивлением выходов. Поэтому одна работает, остальные отключены.
Рис. 13.2. Схема реализации ОЗУ
Микропроцессор ЦПУ(CPU) имеет 16-разрядную шину адреса. Три старших разряда используются для выбора микросхем ОЗУ с помощью дешифратора.
В данной схеме используются только два выхода дешифратора из восьми.
Устройство работает следующим образом: при наборе адреса микросхемы ОЗУ 1, единичный сигнал поступает на ее вход выбора, и в зависимость от того, какой сигнал будет сформирован микропроцессором на входе считывания этой микросхемы, эта микросхема будет записывать либо информацию, имеющуюся на шине данных, либо выдавать информацию записанную в ней на шину данных, при этом входы и выходы второй микросхемы должны быть отключены от шины данных, т.к. если этого не сделать, то при всегда имеющейся на выходе этой микросхемы информации, пусть даже нулевой, может произойти сбой в работе устройства. Отключение выходов микросхем производится путем перевода выходов в состояние с высоким выходным сопротивлением.
13.2. Пример реализации элемента с тремя состояниями: 0, 1, z-состояния.
Рис. 13.3. Реализации элемента с тремя состояниями
Для того, чтобы перевести выход этого элемента в состояние с высоким выходным сопротивлением добавляют еще один вход.
При подаче «1» на этот вход диод оказывается подсоединен в общей точке, при этом коллектор транзистора Тф также подсоединяется к общей точке через этот диод и будет заперт независимо от сигналов на логических входах элемента.
1) Т.к. Тф заперт, то будет заперт транзистор Т
2) Т.к. база транзистора Т2 , соединенная с коллектором транзистора Тф , подключена к общей точке, транзистор Т2 тоже будет заперт, в результате выход логического элемента окажется как бы висящим в воздухе, т.е. отсоединен от следующих схем высоким выходным сопротивлением транзисторов Т1 и Т2
ОЗУ является энергозависимым, т.е. при отключении питания вся записанная информация в них исчезает и не восстанавливается.
Дата добавления: 2015-08-04; просмотров: 861;