Структурная схема системной платы РС i386DX
Системная плата i386DX,структурная схема котоой приведена на рисунке 1.3,имеет следующие особенности:
1) применяется модернизированный ISA-интерфейс, включающий в себя дополнительный разъем для организации доступа в подсистему DRAM по 32-битовой шине данных;
2) управление обменом выполняется CPU i386 в режиме pipelined mode – конвейеризации адресов в 32-битовом формате;
3) аппаратно-программные средства обеспечивают доступ к DRAM в режиме Interleaving Organization – чередование банков памяти;
4) допускается страничный, по 2 Кбайт, режим (Page Mode) работы ОЗУ;
5) для повышения гибкости работы системы, в ряде контроллеров дополнительно программируются регистры конфигурации портов ввода-вывода;
6) ПЗУ базовой системы ввода-вывода ROM BIOS, объемом 64 Кбайт, включает в себя программу Extended CMOS SetUp или New SetUp, из которой и загружаются вышеуказанные порты регистров конфигурации, в результате чего, по желанию пользователя, могут быть изменены параметры теневой ОЗУ (Shadow RAM), отменена проверка паритета DRAM (Рarity Check DRAM), обеспечивается независимое программирование рабочей скорости CPU, DMA, системной шины, задержки в управлении памятью и устройствами ввода-вывода;
7) в составе клона IBM PC\AT, для периферийного оборудования может быть установлен менеджер режимов питания, позволяющий переводить модули обрамления в экономичный режим энергопотребления, если ВС находится в режиме простоя (Ti-Idle). Сам менеджер имеет автономную систему питания и организован на чипе i82347
┌─ ─ ─ ─ ─┐ Local Bus System Memory Bus IO Channel Bus
80387 D A MD MA SD SA
│ 80287 │ 32 │32│ ┌────────┐ 32 │32│ 16 │24│
WTL3167 \│ \│ ctrl │ ABF │ \│ \│ \│ \│
│ ┌─────┴──┐ │ │ ─────>│ │──────│─>│ │ │
FPU│ CPU │────│─>│<──────>│ 82A303 │<─────│──│─────────────────│─>│
└─ ─┤ │ │ │ │ 82A304 │<───┐ │ │ │ │
│ │<──>│ │ └────────┘ │ │ │ │ │
│ 80386 │ │ │ ┌────────┐ │ │ │ │ │
└────┬───┘ │ │ ctrl │ DBF │ │ │ │ │ │
│ │ │ ─────>│ │<────>│ │ RD[15/00] │ │
│ │<─│───────>│ 82A305 │<─────│──│─┬─>┌───────┐ │ │
┌────┴───┐ │ │ │ │ │ │ │ │ │I/O BUS│ │ │
│ │ │ │ └────────┘ │ │ │ │ │ │<──>│ │
│ SC │ │ │ ┌────────┐ │ │ │ │ │74S245 │ │ │
│ │ │ │ ctrl │ MC │ │ │ │ │ └───────┘ │ │
│ 82C301 │ │ │ <─────┤ │<──┐│ │ │ │ │ │
└───┬┬───┘ │ ├───────>│ 82A302 │<─────│─>│ │ ┌───────┐ │ │
││ │ │ │ │ ││ └──┤ ROM │<───│──┤
││ │ │ └───┬────┘ ││ │ BIOS │ │ │
\/ ┌───┴────┐ ││ └───────┘ │ │
CONTROL │ BFS │ ││ ┌───────┐ │ │
XD[07/00] └───┬────┘ ││ ┌─┤ AT │<───│─>│
XA[01/00] │ ││ │ │Add On │<──>│ │
│ ││ │ │Boards│ │ │
Peripheral ┌───┴────┐ ││ │ └─────┬─┘ │ │
Bus │ DRAM │ ││ └───────┘ │ │
XD XA └────────┘ ││ │ │
│<──│───────────────────────────┘│ │ │
│ │<───────────────────────────┘ │ │
8 │ │ 8(24) ┌───────┐ │ │
\│ │/ │I/O BUS│ │ │
│<──│───────────────────>│74S245 │<────────────────────>│ │
│ │ ┌────────┐ └───────┘
│<──│───────>│ IPC │
│<──│───────>│ 82C206 │
│ │ └────────┘ ┌────────┐
│<──│─────────────────────────────────>│ KBDC │
│ │<────────────────────────────────>│ 8042 │└────────┘
Рисунок 1.3. Структурная схема системной платы РС386.
На приведенной схеме использованы следующие обозначения:
CPU – центральный процессор,
FPU – математический сопроцессор,
SC–System Control - системный контроллер,
ABF–Addres Buffers – буферы адреса (303 – старшей, 304 – младшей) частей адреса,
DBF–Data Buffer – буфер данных,
МС–Memory Controller – контроллер ОЗУ,
BFS–Buffers – буферы памяти (КЭШ),
DRAM – ОЗУ,
I/O Bus – приемопередатчики шин,
ROM BIOS – системное ПЗУ,
АТ – адаптеры и контроллеры расширения системной шины,
IPC – Integrated Peripheral Controller – интегральный контроллер периферии,
KBDC – Keyboard Controller – контроллер клавиатуры.
Дата добавления: 2015-07-18; просмотров: 1058;