Синтезировать 2-разрядный суммирующий счетчик на ИМС К155ТМ2 и вычитающий счетчик на ИМС К155ТВ1

 

 
 

 


Рисунок 4.14 – вычитающий счетчик на ИМС К155Тв1

 

 

Временные диаграммы вычитающего счетчика на JK-триггерах

 

 
 

 


Рисунок 4.14 – Суммирующий счетчик на ИМС К155ТМ2

 

 

Временные диаграммы суммирующего счетчика на D-триггерах

 


4.16 Демультиплексоры

Дешифратором называется комбинационная схема, предназначенная для адресной передачи сигнала с одного входа на несколько выходов. Реализуются на базе микросхем дешифраторов. В этом случае дешифратор передает значение на стробирующем входе на один из m выходов в соответствии с n-разрядным позиционным двоичным кодом на селектирующих входах. Для увеличения разрядности дешифраторов и демультиплексоров используют линейную структуру, при которой селектирующий дешифратор 1-й ступени управляет дешифраторами или демультиплексорами 2-й ступени путем подачи активного или пассивного уровня на их стробирующие входы.

 

 

 

 


Дешифратор КР1533ИД4 представляет собой сдвоенный дешифратор на 4 выхода с общими информационными входами. Входы D и С являются стробирующими, причем входы D являются парафазными и используются для преобразования сдвоенного дешифратора на 4 выхода в дешифратор на 8 выходов путем их объединения (при этом объединяются и входы С ). В этом случае секция 1Y будет активизироваться на наборах с 8-го по 15-й, а секция 2Y будет активизироваться на наборах с 0-го по 7-й. Дешифратор КР1533ИД7 представляет собой дешифратор на 8 выходов, входы С являются стробирующими. Дешифратор КР1533ИД3 представляет собой дешифратор на 16 выходов, входы С являются стробирующими. При наличии на стробирующих входах пассивных уровней сигналов на всех выходах дешифраторов присутствует уровень «1». При использовании ИМС в качестве дешифраторов входы SED являются информационными, а при использовании в качестве демультиплексоров – селектирующими, при этом в качестве информационного входа используется 1 из селектирующих.

 

ИМС КР1533ИД7 представляет собой демультиплексор на 8 выходов, поэтому необходимо иметь 2 демультиплексора 2-й ступени для непосредственной реализации выходов и 1 дешифратор 1-й ступени для управления демультиплексорами 2-й ступени (рисунок 4.8).

 

 

 

Рисунок 4.8 – Демультиплексор 1:16 на ИМС КР1533ИД7

 

Поясним работу схемы. Дешифраторы DD2 и DD3 включены как демультиплексоры на 8 выходов со стробирующими входами С3. Дешифратор DD1 всегда активен, поэтому на одном из его выходов всегда присутствует значение «0». На наборах 0 ¸ 7 x4 = «0», поэтому значение «0» присутствует на выходе 0, активизируя демультиплексор DD2, на наборах 8 ¸ 15 x4 = «1», поэтому значение «0» присутствует на выходе 1, активизируя демультиплексор DD3. Выходы дешифраторов DD2 и DD3 отмечены символами yI , обозначающими номер набора I, при котором на данный выход передается значение Y, при этом если Y = «0», то демультиплексор активизируется, и на выходе демультиплексора, соответствующем номеру входного набора, также будет «0».

Сдвоенный дешифратор 2-4 (микросхема ИД4) может выполнять функции сдвоенного дешифратора 2 в 4 (рис. 2.20); сдвоенного демультиплексора с 1 на 4 (рис. 2.21); дешифратора 3 в 8 (рис. 2.22); демультиплексора с 1 на 8 (рис. 2.23) [8]. Микросхема имеет два адресных входа «1» и «2», предназначенных для одновременного управления выходными состояниями дешифраторов каждой из двух частей схемы. В каждой части схемы имеются отдельные стробирующие входы – и . Два информационных входа RD2 и могут быть как адресными, так и стробирующими.

 

 

 

 


Рис. 2.21. Дешифратор ИД4 как сдвоенный демультиплексор с 1 на 4

 

 


Рис. 2.23. Дешифратор ИД4 как демультиплексор с 1 на 8

На рис. 2.24 приведена логическая структура дешифратора ИД4. Дешифраторы с такой структурой реализованы в различных сериях микросхем, например К155, К531, К533, К555, КР1531, КР1533. Режимы работы дешифратора, соответствующие рис. 2.19, 2.20, 2.22 и 2.23, приведены в табл. 2.17, 2.18, 2.19, 2.20 соответственно.

В табл. 2.18 и 2.20 жирным шрифтом выделены значения входного сигнала X, появляющиеся на соответствующем выходе демультиплексора.

 

 

Режим работы интегральной микросхемы ИД4
в качестве сдвоенного демультиплексора с 1 на 4 (рис. 2.20)

 

Входы Выходы
RD2 0.0 0.1 0.2 0.3 1.0 1.1 1.2 1.3
× × × ×
X0 = 0 X1 = 0
X0 = 1 X1 = 1 X1=0
X0 = 0 X1 = 0
X0 = 1 X1 = 1 X1=0
X0 = 0 X1 = 0
X0 = 1 X1 = 1 X1=0
X0 = 0 X1 = 0
X0 = 1 X1 = 1 X1=0

 

Режим работы интегральной микросхемы ИД4
в качестве демультиплексора с 1 на 8 (рис. 2.23)

 

Входы Выходы
A2 A1 A0 X
× × × ×
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1

Сдвоенный дешифратор 3-8 (микросхема ИД7) может выполнять функции дешифратора 3 в 8 (рис. 2.25, табл. 2.21) и демультиплексора с 1 на 8 (рис. 2.26, табл. 2.22) [8].

В табл. 2.22 жирным шрифтом выделены значения входного сигнала X, появляющиеся на соответствующем выходе демультиплексора.

 

 

 

 


Рис. 2.26. Микросхема ИД7 как демультиплексор с 1 на 8

Режим работы интегральной микросхемы ИД7
в качестве демультиплексора 1 на 8 (рис. 2.26)

 

Входы Выходы
A2 A1 A0 RD1
× × × ×
× × × ×
× × × ×
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1
X = 0
X = 1

Дешифраторы с такой структурой реализованы в различных сериях микросхем, например К531, К533, К555, КР1531, КР1533.








Дата добавления: 2017-09-19; просмотров: 2450;


Поиск по сайту:

При помощи поиска вы сможете найти нужную вам информацию.

Поделитесь с друзьями:

Если вам перенёс пользу информационный материал, или помог в учебе – поделитесь этим сайтом с друзьями и знакомыми.
helpiks.org - Хелпикс.Орг - 2014-2024 год. Материал сайта представляется для ознакомительного и учебного использования. | Поддержка
Генерация страницы за: 0.01 сек.