Архитектура IBM z10
На рынке высокопроизводительных компьютеров IBM компания представлена как блочными серверами на базе процессоров Power7, так и мейнфрейм-системами [2,3,4].
Рассмотрим мейнфрейм IBM – z10. Он создан для корпоративных ЦОД. Система базируется на процессоре z10, работающем на тактовой частоте 4,4 – 5 ГГц. Процессор имеет четыре ядра.
Машины оборудуются мультичиповыми модулями (Multi-Chip Module, MCM), именуемыми книгами блоков обработки (Processing Unit, PU). Один MCM содержит пять чипов z10, а так же Hub Chip – контроллер исправности ядер, Storage Control – контроллер памяти.
Система z10 поддерживает использование специализированных машин, которые помогают повысить производительность мейнфрейма. Эти машины создаются с помощью реконфигурируемых PU. z10 поддерживает систему кластеризации параллельных вычислений Parallel SysPlex.
На рисунке 2.3. представлена обобщенная схема z10. Отдельно показано устройство процессорной книги. Она состоит из памяти кэш второго уровня (L2), соединенной со всеми процессорными модулями (PU) и двумя системами контроля вычислений (Check Point). Книга подключена к общей дублированной шине данных. Через шину данных осуществляется взаимодействие с хранилищем данных.
Отличительной чертой рассматриваемой системы является организация доступа к оперативной памяти, она не выделяется книге так как, это делалось для ячеек у NS50000с. Доступ к ней осуществляется по шине данных.
Рис.2.3. Схема построения z10
Дата добавления: 2015-08-11; просмотров: 807;