Схема зі спільним емітером
Схема транзисторного підсилювача зі спільним емітером показана на рисунку 3.45, а часові діаграми пристрою – на рисунку 3.46. Режим спокою забезпечується двома джерелами - (напруга і струм ) і (напруга і струм ). Напруга колектора
= - .
Рисунок 3.45 – Підсилювальний каскад зі спільним емітером
У режимі підсилення вхідного сигналу під час додатного півперіоду вхідної напруги пряма напруга ЕП транзистора зменшується, струм бази та колектора також зменшуються, що викликає збільшення напруги колектора . Якщо робота відбувається на лінійній ділянці характеристики транзистора, то форми змінних складових струмів бази і колектора збігаються з формою вхідної напруги, а зміна напруги на колекторі, зумовлена змінною складовою колекторного струму, є протифазною відносно вхідної напруги. Отже, схема підсилювального каскаду на БТ зі спільним емітером є інвертувальною схемою. Як випливає з попереднього матеріалу, схема рисунка 3.45 здатна підсилювати не лише напругу, а й струм.
Рисунок 3.44 – Часові діаграми напруг і струмів транзисторного каскаду зі спільною базою | Рисунок 3.46 – Часові діаграми напруг і струмів транзисторного каскаду зі спільним емітером |
Дата добавления: 2015-04-25; просмотров: 1468;